技術(shù)精湛,經(jīng)驗(yàn)豐富,維動(dòng)智芯打造了一支強(qiáng)大的團(tuán)隊(duì),專注于芯片解密,PCB抄板,克隆等。與我們并肩,創(chuàng)造科技奇跡!如需了解更多,請(qǐng)電話或微信與我們聯(lián)系。
 

產(chǎn)品描述

 
STM32F20x 系列基于高性能 ARM® Cortex™-M3 32 位 RISC 內(nèi)核,工作頻率高達(dá) 120 MHz。該系列集成了高速嵌入式存儲(chǔ)器(閃存高達(dá) 1 Mbyte、系統(tǒng) SRAM 高達(dá) 128 Kbytes)、備份 SRAM 高達(dá) 4 Kbytes,以及連接到兩條 APB 總線、三條 AHB 總線和 32 位多 AHB 總線矩陣的各種增強(qiáng)型 I/O 和外設(shè)。
這些器件還具有自適應(yīng)實(shí)時(shí)存儲(chǔ)器加速器(ART Accelerator™),在 CPU 頻率高達(dá) 120 MHz 的情況下,可實(shí)現(xiàn)相當(dāng)于從閃存執(zhí)行 0 等待狀態(tài)程序的性能。這一性能已通過 CoreMark 基準(zhǔn)測(cè)試得到驗(yàn)證。
所有器件均提供三個(gè) 12 位 ADC、兩個(gè) DAC、一個(gè)低功耗 RTC、十二個(gè)通用 16 位定時(shí)器(包括兩個(gè)用于電機(jī)控制的 PWM 定時(shí)器)、兩個(gè)通用 32 位定時(shí)器、一個(gè)真數(shù)隨機(jī)發(fā)生器 (RNG)。它們還具有標(biāo)準(zhǔn)和高級(jí)通信接口。新的高級(jí)外設(shè)包括一個(gè) SDIO、一個(gè)增強(qiáng)型靈活靜態(tài)存儲(chǔ)器控制 (FSMC) 接口(適用于 100 引腳及以上封裝的器件)和一個(gè)用于 CMOS 傳感器的攝像頭接口。這些器件還具有標(biāo)準(zhǔn)外設(shè)。
 
 

規(guī)格特點(diǎn)

 
核心: ARM 32 位 Cortex™-M3 CPU(120 MHz
最高),帶有自適應(yīng)實(shí)時(shí)加速器(ART
加速器(ART
性能來自閃存、MPU
150 DMIPS/1.25 DMIPS/MHz(Dhrystone 2.1)
存儲(chǔ)器
- 高達(dá) 1 Mbyte 的閃存
- 512 字節(jié) OTP 存儲(chǔ)器
- 多達(dá) 128 + 4 K 字節(jié)的 SRAM
- 靈活的靜態(tài)存儲(chǔ)器控制器
支持 Compact Flash、SRAM、PSRAM、NOR 和 NAND 存儲(chǔ)器、
NOR 和 NAND 存儲(chǔ)器
- LCD 并行接口,8080/6800 模式
CRC 計(jì)算單元
時(shí)鐘、復(fù)位和電源管理
- 1.8 至 3.6 V 應(yīng)用電源+I/O
- POR、PDR、PVD 和 BOR
- 4 至 26 MHz 晶體振蕩器
- 內(nèi)部 16 MHz 工廠微調(diào) RC
- 用于 RTC 的 32 kHz 振蕩器,帶校準(zhǔn)功能
- 帶校準(zhǔn)的內(nèi)部 32 kHz RC
低功耗
- 睡眠、停止和待機(jī)模式
- 為 RTC、20 × 32 位備份寄存器和可選的 4 KB 備份寄存器提供 VBAT 電源
寄存器和可選的 4 KB 備用 SRAM
3 × 12 位、0.5 μs ADC,多達(dá) 24 個(gè)通道
在三重交錯(cuò)模式下高達(dá) 6 MSPS
2 × 12 位 D/A 轉(zhuǎn)換器
通用 DMA:16 個(gè)數(shù)據(jù)流控制器
具有集中式 FIFO 并支持突發(fā)
96 位唯一 ID
多達(dá) 17 個(gè)定時(shí)器
- 多達(dá) 12 個(gè) 16 位和 2 個(gè) 32 位定時(shí)器、
多達(dá) 12 個(gè) 16 位和 2 個(gè) 32 位定時(shí)器,頻率高達(dá) 120 MHz,每個(gè)定時(shí)器多達(dá) 4 個(gè)
IC/OC/PWM 或脈沖計(jì)數(shù)器和
正交(增量)編碼器輸入
調(diào)試模式: 調(diào)試模式:串行線調(diào)試 (SWD)、JTAG、
調(diào)試模式:串行線調(diào)試 (SWD)、JTAG 和 Cortex-M3 嵌入式跟蹤宏單元™。
 

引腳配置

 

采用 8 MHz 晶體的典型應(yīng)用

 

 

使用 ADC 的典型連接圖

 

芯片封裝